ADI RadioVerse® SoC助力提高5G射频的效率和性能
2021/12/11 11:20:29
12月10日,Analog Devices, Inc.宣布推出突破性的RadioVerse®片上系统 (SoC) 系列,为射频单元 (RU) 开发人员提供灵活且经济高效的平台,以创建业内高能效5G RU。新推出的SoC系列提供先进的RF信号处理,扩展了数字功能和RF容量,可以大幅提高5G RU性能和能源效率。这些SoC是ADI的RadioVerse生态系统的最新成员,融合了获得殊荣的零中频 (ZiF) 架构,以及功能集成和线性度方面的重大技术进步。ADI的RadioVerse器件是在全球4G和5G RU中应用广泛的软件定义收发器。
三星电子网络业务副总裁兼硬件研发部主管Dong Geun Lee表示:“三星电子和ADI长期合作,致力于在全球市场快速部署5G。我们非常高兴看到ADI成功推出新款SoC,我们希望这种先进技术能够为消费者带来更好的5G体验。期待能够进一步加深与ADI的合作。”
随着全球网络运营商争相部署5G基础设施,对高能效射频单元的需求也随之快速增长。随着无线需求呈指数增长,能效成为运营商在寻求降低碳排放,同时扩展网络容量这一过程中的关键指标。与其他替代产品相比,新推出的RadioVerse SoC系列的功耗极低,且采用先进算法,可以提供出色的RU系统效率。
ADI公司无线通信副总裁Joe Barry表示:“RadioVerse SoC设计用于优化整个射频解决方案,而不是仅仅优化单个组件或接口。每一代产品都帮助扩展了功能、带宽和性能,同时帮助提高了整体的RU效率。这款新推出的RadioVerse SoC系列在信号处理方面取得了多项进步,让我们在满足5G的严苛需求时,向前迈出了一大步。”
ADRV9040是新推出的RadioVerse SoC系列中的首款产品。它提供8个带宽为400MHz的发送和接收通道,集成先进的数字信号处理功能,包括载波数字上变频器 (CDUC)、载波数字下变频器 (CDDC)、削峰 (CFR) 和数字预失真 (DPD)。利用这种扩展的信号处理,就无需再使用现场可编程门阵列 (FPGA),从而可减少发热结构、减小总系统尺寸、重量、功率和成本。SoC的DPD算法采用先进的机器学习技术开发,并与主要的功率放大器 (PA) 供应商密切合作进行优化,以减轻设计负担,提供出色的宽带宽性能。该算法在4G和5G用例中得到了全面的测试和验证,包括氮化镓 (GaN) 在内的多种PA技术类型。此外,ZiF射频架构可以简化RF滤波和信号链组件,降低RU成本,缩短不同频段和功率要求的产品开发时间。
声明:本网站部分文章转载自网络,转发仅为更大范围传播。 转载文章版权归原作者所有,如有异议,请联系我们修改或删除。联系邮箱:viviz@actintl.com.hk, 电话:0755-25988573