Arteris IP宣布推出独立的最后一级缓存CodaCache™
2018/9/7 16:39:39
使用最后一级缓存将把系统级芯片(SoC)架构的性能充份地发挥出来
美国加利福尼亚州坎贝尔2018年6月7日消息——经过实际验证的创新性片上网络互连知识产权(IP)产品的领先供应商Arteris IP今天宣布推出独立的最后一级高速缓存CodaCache(CodaCache LLC),用于高性能的系统级芯片(SoC)。
Arteris IP 的CodaCache LLC的可配置性极强,能够在整个系统范围改善性能并省电,同时可以与Arm® AMBA®AXI接口紧密无间地整合到系统级芯片(SoC)上。它的主要好处有:
• 显着地减少片上处理器等待存储器访问所浪费的时间,从而提高系统的性能
• 存储器在存取时必须与片外DRAM通信,会耗费很多电能,由于CodaCache LLC能大量减少存取次数,从而降低功耗。
• 在设计时,存储器的大小和组织方式是可配置的,运行时也是可配置的,因而可以针对各种要求最苛刻的应用进行设计,满足它们的需要。
• 可以把CodaCache LLC加到SoC设计中的任何AXI总线中。它是一个完全独立的产品,不需要互连。设计团队可以使用多个专用的CodaChace LLC来减少物理布局中的拥堵。
• 可以把它分区,使得它的RAM的部分或全部可以用作暂存器(Scratchpad),这是一个临时存储工作区,用于存储关键数据,例如实时代码、哈希表、统计数据和计数器。可以把CodaCache LLC配置成包含暂存RAM,这样可以明显地提高实时应用的性能和确定性。
CodaCache LLC最适合于“超级计算机芯片”这种应用,例如高级驾驶辅助系统(ADAS)、机器学习应用、服务器/数据中心处理和网络。CodaChace IP是一种多用途的独立产品,在按需要配置大小和性能,以及针对应用要求或者布局进行配置方面,具有独特的灵活性。CodaCache LLC是专门设计的,可以很容易地把它整合到使用AXI总线的现有系统中,不仅改善性能、降低功耗,而且不需要对系统的体系结构进行大的改变,而做这样的变更是很难的。
Linley集团公司高级分析师兼《微处理器通报(Microprocessor Report)》高级编辑Mike Demler说:“Arteris IP的 CodaCache减少了内存瓶颈,而且,由于可以在系统级芯片中使用高度可配置的最后一级缓存,从而节省了功率,而不是仅仅与片外存储器通信。”他表示,.“CodaCachip支持的各种应用,包括专用的、共享的和分布式的分区,以及作为片上暂存器使用,这些将深深地吸引着设计师们。”
Arteris IP.总裁兼执行长K. Charles Janac说:“Arteris IP CodaCache秉承我们的传统,继续为SoC架构师和设计团队提供各种手段,以便针对他们的独特要求,设计最先进的片上通信IP并进行和优化。”他表示,“随着CodaChace LLC的推出,我们为SoC团队提供了一种新的方法,供他们把芯片设计得具有特色,与众不同,同时显着地缩短产品从设计到进入市场的时间。”
声明:本网站部分文章转载自网络,转发仅为更大范围传播。 转载文章版权归原作者所有,如有异议,请联系我们修改或删除。联系邮箱:viviz@actintl.com.hk, 电话:0755-25988573