2022/9/30 9:39:15
来源:西门子EDA
西门子数字化工业软件近日与半导体晶圆制造大厂联华电子 (UMC) 合作,面向联华电子的晶圆堆叠 (wafer-on-wafer) 和芯片晶圆堆叠 (chip-on-wafer) 技术,提供新的多芯片 3D IC (三维集成电路) 规划、装配验证和寄生参数提取 (PEX) 工作流程。联电将同时向全球客户提供此项新流程。
通过在单个封装组件中提供硅片或小芯片 (chiplet) 彼此堆叠的技术,客户可以在相同甚至更小的芯片面积上实现多个组件功能。相比于在 PCB 上铺设多个芯片的传统配置,该方法不仅更加节省空间,还能以更低的功耗实现更出色的系统性能和更多的功能。
联华电子组件技术开发和设计支持副总裁郑子铭表示:“我们的客户现在可以使用经验证且可靠的晶圆制造设计套件与流程,来验证其堆叠组件的设计,同时校正芯片对齐与连接性,并提取寄生参数,以便在信号完整性仿真中使用。联电与西门子 EDA 的共同客户对高性能计算、射频、人工智能物联网等应用的需求正日渐增长,随之带来对 3D IC 解决方案的大量需求,此次联电与西门子的合作将帮助客户加快其集成产品设计的上市时间。”
联华电子开发了全新的混合键合 (hybrid-bonding) 3D 版图和电路比较 (LVS) 验证和寄生参数提取工作流程,使用西门子的 XPEDITION™ Substrate Integrator 软件进行设计规划和装配、西门子的Calibre® 3DSTACK 软件进行芯片间的连接性检查,同时使用 Calibre nmDRC 软件、Calibre nmLVS 软件和 Calibre xACT™ 软件来执行 IC 与芯片间扩展物理和电路验证任务。
西门子数字化工业软件电子板系统高级副总裁 AJ Incorvaia 表示:“西门子非常高兴能够与联华电子进一步深化合作,为双方共同客户提供更优解决方案。随着客户不断开发复杂度更高的设计,我们已经准备好为其提供所需的先进工作流程,以实现这些复杂设计。”
直播会议
10月13日14:00晶芯研讨会将以《大数据时代的半导体存储与数据安全》为题,邀请垂直存储产业链重量级企业分享DRAM、NAND FLASH等半导体存储技术,并为大家带来宝贵经验和案例分享!
学贵有恒,欢迎点击链接参会:
深圳会议
2022年11月15日,CHIP China晶芯研讨会|深圳国际会展中心希尔顿酒店,将共联华南各大半导体产业链企业,并邀请封测专家齐聚鹏城 深探与“芯片国产化”相关的Chiplet、CWLP、SiP、堆叠封装、异质集成等热门话题。了解详情:
关于我们
《半导体芯科技》(Silicon Semiconductor China, SiSC)是面向中国半导体行业的专业媒体,已获得全球知名杂志《Silicon Semiconductor》的独家授权;本刊针对中国半导体市场特点遴选相关优秀文章翻译,并汇集编辑征稿、国内外半导体行业新闻、深度分析和权威评论、产品聚焦等多方面内容。由雅时国际商讯(ACT International)以简体中文出版、双月刊发行一年6期。每期纸质书12,235册,电子书发行15,749,内容覆盖半导体制造工艺技术、封装、设备、材料、测试、MEMS、IC设计、制造等。每年主办线上/线下 CHIP China晶芯研讨会,搭建业界技术的有效交流平台。独立运营相关网站,更多详情可点击官网链接: 杂志免费订阅链接:
声明:本网站部分文章转载自网络,转发仅为更大范围传播。 转载文章版权归原作者所有,如有异议,请联系我们修改或删除。联系邮箱:viviz@actintl.com.hk, 电话:0755-25988573