2021/12/8 16:27:19
来源:Codasip微信公众号,eeNews Europe,集微网
2021年12月,领先的定制化RISC-V处理器半导体知识产权(IP)内核供应商Codasip日前宣布:公司已任命Ron Black博士担任首席执行官。
通过任命Brett Cline为首席营收官、Rupert Baines为首席营销官、Simon Bewick为英国研发中心副总裁,Codasip已经在组建全球化团队方面取得了实质性的进展。”
Codasip创始人Karel Masařík博士现已升任公司总裁,负责RISC-V先进产品和技术的研究。Masařík博士评论道:“我与Ron认识并共事了近十年的时间,他在公司转型和帮助公司扭亏为盈方面拥有丰富的经验,这对Codasip的业务增长和发展演进具有重要意义。”
Codasip CEO Ron Black近期接受了eeNews Europe的采访,阐述了他对公司未来发展及业内关注的热点话题的看法。对于行业的未来竞争,Black表示,“这是一场达到临界值的竞赛。这不仅仅是关于将RISC-V作为替代方案。”Black表示,Codasip的强大之处在于拥有高效的软硬件协同设计技术;而Codasip感兴趣的是设计工具‘Studio’和处理器描述语言CodAL。这提供了根据软件自动进行处理器描述的能力。
Black博士将于12月8日下午2:10在RISC-V峰会上发表题为“半导体器件尺寸缩减模式终结”的主题演讲。Black随后描述了摩尔定律和MOSFET比例缩放的终结所带来的机会。
由于晶体管功耗与电容、频率和电压的平方成正比,因此Robert Dennard在1974年提出,通过在降低的电压、更少的电容和更高的频率下工作,应该可以通过缩放来提高性能。
这个说法一直成立,直到泄漏电流和阈值电压开始成为重要障碍,并建立了每个晶体管的功率基线。这形成了一道power wall,十多年来将处理器时钟频率限制在最大约5GHz。
“向前映射的传统通用处理器没有改进性能,而5nm处理器就是一个价值5亿美元的芯片,”Black在提到处于领先地位的处理器的潜在开发成本时说。“因此趋势转向了异构设计和特定领域的设计,但在缩放方面仍然存在问题。基本上有三种方法可以解决这个问题。”
Black说,第一种方法是将处理器从电子转移到光子。“有一些有趣的初创公司正在这样做,但可能需要十多年的时间。”
第二种方法是改变材料。“其中一些已经在进行。碳纳米管可能就是这样,台积电可能会在他们的2nm工艺中包含其中的一些。”Black说。
Black总结,第三种方法是软硬件协同开发,即分析ISA和处理器微体系结构并对其进行调整的能力。
因此,对于Codasip来说,一切似乎都是公平的,但初创公司需要资金。根据可查询到的报道,Codasip总共仅筹集了约1500万美元,其中包括2018年12月的A轮融资,价值1000万美元。
尽管Codasip是一家“软”公司:其“烧钱率”由100到200名员工决定,1000万美元也不足以维持其对RISC-V霸权的竞争。
对此,Black表示,“还有一些对公司的投资我们没有宣布”。Black还说,“我们获得了可观的收入:我们谈论的是IP产品收入,而不是来自设计服务的收入。已经有20亿芯片搭载了Codasip RISC-V IP。”
假如每个芯片只需1美分的使用费,这意味着潜在的2000万美元收入。如果使用费更高,那么收入数字会更好看。
CHIPLET问题
Black还回答了对多芯片组件的小芯片式组装的看法会如何影响IP核市场的问题。从某种意义上说,Chiplets可以被视为IP核的替代品,但IP供应商必须承担硅生产的前期成本。“这是IP交付方法的自然延伸。一些客户已经要求我们这样做,”Black说。
如果是这样的话,IP公司在未来可能会变得不那么“软”,需要更多资源来支付小芯片制造和为推进封装站而造成的裸芯片下降。但这将反映在定价中,并允许小芯片供应商保留他们创造的更多价值。
Black总结道:“从战略上讲,Codasip处于有利地位——在正确的市场上拥有出色的技术和世界级的工程团队,但这是一个秘密。RISC-V为使用了Codasip的Studio EDA工具和CodAL处理器描述语言的定制处理器和IP提供了大量机会,可以说是开发此类高质量、差异化产品的最简单方法。”
声明:本网站部分文章转载自网络,转发仅为更大范围传播。 转载文章版权归原作者所有,如有异议,请联系我们修改或删除。联系邮箱:viviz@actintl.com.hk, 电话:0755-25988573