2020/1/16 22:02:00
— 新思科技与弗劳恩霍夫集成电路研究所(Fraunhofer IIS)合作,发布符合新一代蓝牙低功耗音频(Bluetooth LE Audio)标准的低复杂度通信编解码器(LC3)的实现方案;
— 经过优化的新款编解码器符合即将推出的蓝牙LC3音频编解码器规范,可在采用ARC EM和HS DSP处理器的电池供电设备中实现高质量的音频和语音播放;
— 新款LC3编解码器拓展了DesignWare ARC音频编解码器和支持主流音频标准的后处理软件组合,并扩展了新思科技DesignWare蓝牙低功耗IP产品;
— 新款低功耗编解码器已针对新思科技ARC处理器IP核进行优化,可在智能家居、移动和可穿戴设备中实现高质量的音频和语音流。
新思科技(Synopsys, Inc.)近日推出针对其DesignWare® ARC® EM DSP和HS DSP处理器IP核优化的蓝牙 LE Audio LC3编解码器。LC3编解码器是即将发布的新一代蓝牙低功耗音频标准(由蓝牙技术联盟(SIG)定义)的一项重要功能。它使芯片设计人员能够在移动、可穿戴设备和家庭自动化等广泛应用中,有效实现高质量的语音和音频流。用于ARC处理器的LC3编解码器基于Fraunhofer IIS,旨在满足蓝牙技术联盟要求的实现方案。通过使用在ARC EM和HS DSP处理器上运行的新款LC3编解码器,设计人员能够快速地将经过预验证的完整语音处理软硬件解决方案集成到需要最低能耗的蓝牙设备中。
32位DesignWare ARC EM和HS DSP处理器基于可扩展的ARCv2DSP指令集架构(ISA),并集成了RISC和DSP功能,以实现灵活的处理架构。ARC EM DSP处理器提供超低功耗和业界领先的能效,多核ARC HS DSP处理器则提供高性能控制和高效数字信号处理的独特组合。所有的ARC处理器均由ARC MetaWare开发工具包提供支持,该工具包含有丰富的DSP功能库,使软件工程师能够通过标准的DSP构建模块快速实现算法。此外,ARC处理器和LC3编解码器可以与新思科技符合Bluetooth 5.1标准的DesignWare蓝牙低功耗IP核合并使用,为智能物联网和其他蓝牙设备提供节能、高质量的无线音频功能。
DesignWare IP核简介
新思科技是面向芯片设计提供高质量硅验证IP核解决方案的领先供应商。DesignWare IP核组合包括逻辑库、嵌入式存储器、嵌入式测试、模拟IP、有线和无线接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及将IP整合进芯片,新思科技IP Accelerated计划提供IP原型设计套件、IP软件开发套件和IP子系统。新思科技对IP核质量的广泛投资、全面的技术支持以及强大的IP开发方法使设计人员能够降低整合风险,并加快上市时间。www.synopsys.com/designware
新思科技简介
新思科技(Synopsys, Inc.)是众多创新型公司的 Silicon to Software™(“芯片到软件”)合作伙伴,这些公司致力于开发我们日常所依赖的电子产品和软件应用。作为全球第 15 大软件公司,新思科技长期以来一直是电子设计自动化(EDA)和半导体IP领域的全球领导者,并且在软件安全和质量解决方案方面也发挥着越来越大的领导作用。无论您是创建高级半导体的片上系统(SoC)设计人员,还是编写需要最高安全性和质量的应用程序的软件开发人员,新思科技都能够提供您所需要的解决方案,帮助您推出创新性的、高质量的、安全的产品。www.synopsys.com
声明:本网站部分文章转载自网络,转发仅为更大范围传播。 转载文章版权归原作者所有,如有异议,请联系我们修改或删除。联系邮箱:viviz@actintl.com.hk, 电话:0755-25988573