Mentor与AMD携手在 10 小时内验证了 AMD EPYC 上的大尺寸 Radeon Instinct Vega20集成电路设计
2019/6/14 15:27:12
Mentor与AMD携手生态系统合作伙伴Microsoft Azure及TSMC 在 10 小时内验证了 AMD EPYC 上的大尺寸 Radeon Instinct Vega20集成电路设计
AMD 工程师使用 Mentor, a Siemens business 提供的经 TSMC 认证的 Calibre™ nmDRC 软件平台在约10 小时内完成了对其最大的 7nm 芯片设计 — Radeon Instinct™Vega20 — 的物理验证。该验证过程通过使用由 AMD EPYC™ 处理器驱动的 HB 系列虚拟机在 Microsoft Azure 云平台上运行完成。
虽然 AMD 该款芯片设计中的晶体管数量达到惊人的132亿颗,但借助在 Azure 中运行的 TSMC 7nm Calibre 设计套件,AMD成功在 19 个小时内完成了两次验证,从而大幅缩短了物理验证的总周转时间。此外,AMD 还将 Calibre nmDRC 扩展到 69 个 HB 虚拟机上的 4,140 个内核,使工程师能够平衡紧迫的截止期限与苛刻的资源需求和其他成本。
Mentor针对Calibre 软件客户设计的新型扩展和内存消耗增强功能,为通过Azure 实现的这一里程碑奠定了基础。这些功能不仅能帮助客户降低内存需求和相关成本,还可以在使用传统内部私有“雾”或是基于云的配置时帮助大幅缩短物理验证的运行时间。Mentor与TSMC和AMD合作实现了这些增强功能,并使用最新版本的 Calibre nmDRC 来验证优化结果。
“AMD在设计尖端半导体的工作中对速度和执行质量都有要求。因此,在一天内通过云完成两次验证对未来设计的面市至关重要,”AMD 数据中心产品部高级总监 Daniel Bounds 表示,“AMD 很高兴看到 Mentor 的 Calibre nmDRC 在基于云的 AMD EPYC 服务器上的应用,可以从传统的使用模式扩展到 Azure 公共云端。”
Calibre 的最新增强功能使多个客户在对最新 7nm 设计进行全芯片验证时,能够将云和传统配置的内存需求减少多达 50%。内存需求是公共云和雾计算的一个关键成本驱动因素,Calibre 在高效利用内存方面一直处于行业领先位置。
“Mentor 不断增强我们的软件解决方案,无论客户选择在哪里进行物理验证,都能帮助他们加快产品上市时间,”Mentor IC EDA 执行副总裁 Joe Sawicki 表示,“我们很高兴与 TSMC 进一步开展合作,通过提供更多选项来帮助运行在第三方云上的共同客户充分利用 TSMC 工艺技术和 Mentor 软件平台,使他们能够通过 TSMC 新工艺更快地制造出集成电路。”
TSMC 近期认证了 Mentor 的 Calibre 工具,该工具通过 Microsoft Azure 和其他领先的云服务提供商托管的云流程在 TSMC 的 5nm FinFET 工艺节点上运行。Mentor 还受邀加入了 TSMC 的 OIP 云联盟,该联盟致力于通过新的云就绪设计解决方案拓宽 TSMC 的 OIP 生态系统并帮助客户利用 TSMC 工艺节点释放创新潜能。
“这一最新成果再次证明了 Mentor 对 TSMC OIP 生态系统的价值,”TSMC 设计基础架构管理事业部高级总监 Suk Lee 表示,“这次合作取得了令人满意的成果,我们成功地将 TSMC 的工艺技术和设计实现与 Mentor 设计平台和 Microsoft Azure 云服务相结合,这是一个意义重大的里程碑。”
声明:本网站部分文章转载自网络,转发仅为更大范围传播。 转载文章版权归原作者所有,如有异议,请联系我们修改或删除。联系邮箱:viviz@actintl.com.hk, 电话:0755-25988573